当前位置:
首页
/
技术资料
/
毕业设计_基于FPGA的FIR数字滤波器设计
毕业设计_基于FPGA的FIR数字滤波器设计
您的浏览器不支持PDF文件的浏览,可以通过以下方式继续阅读:
使用最新版的Chrome浏览器,360安全浏览器极速模式。
详细信息
论文、白皮书->
本论文讨论基于FPGA的FIR数字滤波器设计,针对该毕业设计要做的基本工作有知下几点:
〔一)掌握有限冲击响应FIR(Finite Impulse Response, FIR)的基本结构,研究现的实现方法。对各种方案和步骤进行比较和论证分析,然后针对目前FIR数字滤波器需要的特点,速度快和硬件规模小,作为指导思想进行设计计算。
(二)基于硬件FPGA的特点,利用Matlab软件以及窗函数法设计滤波器。对整个FPGA元件,计划采用模块化、层次化设计思想,从而对各个部分功能进行更为详细的理解和分工设计。最终FIR数字滤波器的设计语言选择VHI7L硬件编程语言。
(三)设计中的软件仿真使用Alters公司的综合性PLD开发软件Quartos II,并且利用Matlab工具进行对比仿真,在仿真的过程中,对比证明,本论文设计的滤波器的技术指标已经全部达标。
关键词:数字滤波器Matlab可编程逻辑元件模块化算法